25年國防科技大學自命題《CMOS數(shù)字集成電路設計》考研大綱
國防科技大學2025年的碩士研究生入學考試即將拉開帷幕,隨著國防科技大學2025年全國碩士研究生招生考試自命題科目考試大綱發(fā)布,考生們可以更加清晰地認識到需要掌握的核心概念和技能。本篇文章將聚焦于《CMOS數(shù)字集成電路設計》考試大綱的關鍵內(nèi)容,幫助25考研生們制定出更為合理的復習計劃。
科目代碼:F0204
科目名稱:CMOS數(shù)字集成電路設計
一. 考試要求
主要考查學生對納米級工藝條件下CMOS數(shù)字集成電路的基本理論、基礎知識和基本設計方法的理解和掌握,以及應用這些知識解決CMOS數(shù)字集成電路相關設計問題的能力。
二、考試內(nèi)容
1.晶體管模型及理論
集成電路發(fā)展歷程,晶體管開關模型及基本CMOS邏輯門結構,長溝道晶體管模型,非理想I-V特性,邏輯門直流傳輸特性。
2.延時
延時的定義和計算,RC延時模型,邏輯努力延時模型,路徑邏輯努力模型。
3.功耗和互連線
動態(tài)功耗,靜態(tài)功耗,互連線的物理特性,互連線的影響及實現(xiàn)。
4.組合電路設計
靜態(tài)CMOS電路優(yōu)化,偽nMOS電路設計,動態(tài)電路設計,傳輸管電路設計。
5.時序電路設計
時序單元設計,延時約束,同步單元設計。
6.數(shù)據(jù)通路設計
加法器設計,乘法器設計,比較器、移位器等部件設計。
7.存儲部件設計
SRAM設計,DRAM設計,ROM等其它類型存儲部件設計。
8. 封裝、電源及時鐘
封裝種類,電源網(wǎng)絡設計原理,時鐘網(wǎng)絡設計原理。
三、考試形式
考試形式為閉卷、筆試,考試時間1.5-2.0小時,滿分100分。
題型包括:選擇題、簡答題、計算題、分析題、綜合題等。
四、參考書目
1.《CMOS超大規(guī)模集成電路設計(第四版)》,Neil Weste, David Harris著,周潤德譯,電子工業(yè)出版社,2012。
在備考的過程中,希望每位25考研生都能緊緊抓住《CMOS數(shù)字集成電路設計》考試大綱這個寶貴的機會,合理安排復習進度,科學備考??佳兄冯m然不易,但每一步都向著成功的彼岸邁進,讓我們共同期待那一天的到來。